Development of multilayer process with upper wiring layer for HTS circuit application
Yoshihiro Ishimaru, Makoto Ogura, Osami Horibe, Seiji Adachi, Hironori Wakana, Kohei Nakayama, Yoshinobu Tarutani, Ushio Kawabe, Keiichi TanabeТом:
445-448
Рік:
2006
Мова:
english
Сторінки:
4
DOI:
10.1016/j.physc.2006.05.069
Файл:
PDF, 151 KB
english, 2006